差分振蕩器傳統HCSL和低功耗HCSL之間的終端區別是什么?
差分振蕩器傳統HCSL和低功耗HCSL之間的終端區別是什么?
傳統的差分晶振HCSL端接使用50Ω電阻在PCB走線末端接地.后來,引入了另一種方法,將50Ω接地放置在驅動器附近.這稱為源端接,它允許時鐘通過連接器,該連接器在電路處于活動狀態(熱插拔)時可以拔出.LP-HCSL按照定義在驅動程序端具有終結點,并且可以與終結點終結點一起使用.此設置稱為雙端接.源端接與端接對接收器沒有影響.需要串聯電阻RS以避免過多的振鈴.
傳統HCSL終止
LP-HCSL終止
現在,在驅動器附近,端接電阻(RS)與時鐘線串聯.驅動器本身設計為具有17Ω輸出阻抗,因此需要另外33Ω才能匹配50ΩPCB走線.右側的原理圖帶有端接電阻集成,因此不需要外部組件來驅動50ΩPCB走線.
傳統的HCSL并不將驅動程序本身用作終止的一部分.除了50Ω終端電阻之外,傳統的HCSL需要一個額外的33Ω串聯電阻,以避免驅動器和50Ω端接走線之間的反射和振鈴.P-HCSL概念在同一33Ω串聯電阻中結合了避免主端接和振鈴的功能,從而減少了低電壓差分晶振數量計數.某些應用使用85Ω差分走線(或42.5Ω單端).對于這些應用,我們建議RS=27Ω.IDT它還提供集成了用于85Ω系統的27ΩRS的時鐘.
雙重終止:某些接收器可能有芯片中的差分終端電阻.這些接收器是通常更通用,可以處理各種幅度和共模電壓,并且可能需要交流耦合時鐘信號.LP-HCSL驅動器可以輕松驅動雙端接.在源極和源極都有終端電阻接收器將每個引腳的幅度降低至約400mVpp(差分為800mVpp).通常這種類型不是問題接收機以較小的幅度工作.400mVpp(800mVpp差分)電平甚至超過了150mVpp(300mVppPCIe參考時鐘的差分輸出振蕩器)輸入擺幅規范.
差分振蕩器傳統HCSL和低功耗HCSL之間的終端區別是什么?
相關常見問題
- Cardinal卡迪納爾CX532Z-A5B3C5-70-12.0D18晶振常見問題
- 科普6G通信設備晶振重要指標之抖動與相位噪音的基礎知識CSX-750FBC25000000T
- 如何通過振蕩頻率評估石英晶體單元和振蕩電路匹配性X1G0002310272
- 溫度變化對石英晶體的影響CM200C32768EZFT
- 從組裝到最終產品——石英制造過程的最后階段1C241600CDAA
- 石英生產過程:從石英塊到石英坯CX2520DB16000D0GEJCC
- 生產振蕩石英晶體用的是真的巖石晶體嗎Q-SC32S0321060AAAF
- 石英晶振采購需要特別留心的幾個問題和技巧,致廣大用戶
- 如何看待低頻振蕩器的輸出電平與回波損耗
- 你知道什么時候使用MEMS晶振比較好以及它的價值嗎?