差分振蕩器驅(qū)動(dòng)自偏置差分輸入
可輸出差分信號(hào)的差分晶振是近年來比較熱門的頻率元件之一,LVDS和LVPECL這兩種輸出模式,可降低產(chǎn)品周圍噪聲,和減低相位抖動(dòng),實(shí)現(xiàn)低功耗.許多差分接收器具有片上DC偏置電路和/或終端網(wǎng)絡(luò).在這種情況下,振蕩器輸出應(yīng)為交流耦合.如果需要外部偏置,則應(yīng)根據(jù)接收器設(shè)備的數(shù)據(jù)表進(jìn)行設(shè)計(jì).LVDS或LVPECL振蕩器可用于驅(qū)動(dòng)自偏置差分輸入.LVDS輸出需要更少的無源元件和更低的運(yùn)行功率.如果700mV的LVDS擺幅足以用于接收器,則最好使用LVDS石英晶體振蕩器.圖18顯示了LVDS振蕩器與自偏置差分接收器的接口.
圖18:LVDS驅(qū)動(dòng)器與具有內(nèi)部端接和偏置的自偏置差分接收器的連接
LVPECL輸出可在接收器處產(chǎn)生高達(dá)1.6V的差分?jǐn)[幅.圖19示出了用于將LVPECL差分輸出晶振連接到自偏置差分接收器的示意圖.電阻RS在負(fù)載側(cè)產(chǎn)生一個(gè)帶終端的分壓器.可以通過選擇RS值來設(shè)置接收器輸入上的電壓擺動(dòng).RB為LVPECL驅(qū)動(dòng)器提供直流偏置電流,其值可以從公式1計(jì)算得出.請(qǐng)注意,接收器將看到RS+50Ω的有效終端電阻值.
圖19:LVPECL驅(qū)動(dòng)器與具有內(nèi)部端接和偏置的自偏置差分接收器的連接
為了保持信號(hào)完整性,RS和RB應(yīng)放置在傳輸線之前,盡可能靠近晶振.負(fù)載側(cè)終端網(wǎng)絡(luò)應(yīng)盡可能靠近接收器輸入.
使用LVPECL驅(qū)動(dòng)器驅(qū)動(dòng)LVDS接收器
LVDS接收器可以用LVPECL時(shí)鐘信號(hào)驅(qū)動(dòng).這需要使用終端技術(shù),將接收器側(cè)的信號(hào)置于LVDS信令要求之內(nèi).信號(hào)共模電壓和信號(hào)幅度是必須滿足的主要規(guī)格.為滿足LVDS規(guī)范,LVPECL信號(hào)幅度必須從1.6V降至0.75V.LVPECL驅(qū)動(dòng)器的共模電壓取決于電源電壓,對(duì)于2.5V VDD,它與LVDS共模電壓相匹配.終端允許為具有2.5VLVPECL驅(qū)動(dòng)器的LVDS接收器提供時(shí)鐘,如圖20所示.
圖20:將LVPECL驅(qū)動(dòng)器與2.5V VDD連接到LVDS接收器
在3.3V VDD的情況下,LVPECL驅(qū)動(dòng)器和LVDS接收器的共模電壓是不同的.圖21建議使用串聯(lián)電阻和Y端接來連接LVPECL驅(qū)動(dòng)器和LVDS接收器.
圖21:將LVPECL驅(qū)動(dòng)器與3.3V VDD連接至LVDS接收器
如果接收器具有片內(nèi)匹配,則建議使用交流耦合,如圖22所示.共模由電阻分壓器設(shè)置.由于差分石英晶振等效電阻太高而不會(huì)導(dǎo)致正輸入和負(fù)輸入之間的不平衡,因此只有一個(gè)輸入有偏差.
圖22:將LVPECL驅(qū)動(dòng)器與3.3V VDD連接到具有內(nèi)部端接的LVDS接收器
“推薦閱讀”
【責(zé)任編輯】:金洛鑫版權(quán)所有:http://www.zrwej.cn轉(zhuǎn)載請(qǐng)注明出處
相關(guān)新聞動(dòng)態(tài)
- 計(jì)時(shí)的故事:在古代文明中測(cè)量時(shí)間
- 車規(guī)級(jí)晶體4150AT專用于汽車應(yīng)用的微晶產(chǎn)品
- Abracon高性能WiFi聲表面波濾波器AFII-LW-0016
- 簡(jiǎn)述C-TECH公司及其歷史沿革
- 新Ultra-Ultra低抖動(dòng)晶體振蕩器
- SIWARD在音叉晶振方面具有極強(qiáng)的競(jìng)爭(zhēng)力
- Anderson超可靠的AE132型號(hào)晶振
- 彼得曼最新的高精度32.768KHz振蕩器
- 康納溫菲爾德公司發(fā)布Stratum3E標(biāo)準(zhǔn)的14腳OCXO振蕩器
- 晶振的趨勢(shì):更小,頻率穩(wěn)定性更高